Difference between revisions of "Formation::FPGA"
From Electrolab
Line 22: | Line 22: | ||
# '''Présentation des langages de description matérielle''' | # '''Présentation des langages de description matérielle''' | ||
## Limites de la saisie de schéma | ## Limites de la saisie de schéma | ||
+ | ## Notion de concurrence | ||
## Simulation | ## Simulation | ||
## Conception | ## Conception | ||
Line 27: | Line 28: | ||
## Bref historique | ## Bref historique | ||
## Concepts de base | ## Concepts de base | ||
− | ### | + | ### Unités de conception |
− | ### | + | #### Paire paquetage/corps de paquetage |
+ | #### Paire entité/architecture | ||
+ | ### Bibliothèques de conception | ||
+ | #### Bibliothèques prédéfinies | ||
+ | #### Bibliothèques standards | ||
+ | ### Objets et types | ||
+ | #### Typage fort | ||
+ | #### Classes d'objets | ||
+ | ### Instructions concurrentes et séquentielles. Processus | ||
+ | ### Description hiérarchique | ||
+ | ## Exemples pratiques | ||
+ | ### Porte NON-ET (NAND) | ||
+ | #### Processus combinatoire | ||
+ | ### Porte OU-EX (XOR) | ||
+ | #### Instantiation | ||
+ | ### Additionneur simple | ||
+ | ### Additionneur complet | ||
+ | #### Instruction generate | ||
+ | #### Boucle for...generate | ||
+ | #### Condition if...generate | ||
+ | ### Bascule D | ||
+ | #### Processus synchrone | ||
+ | #### Conditions | ||
+ | ### Compteur | ||
+ | ## Niveaux d'abstraction | ||
+ | ### Types numériques | ||
+ | ### Paquetage ''numeric_std'' | ||
+ | ### Types énumérés | ||
+ | ### Fonctions et procédures | ||
+ | ## Simulation : testbenches | ||
+ | ### Génération de signaux | ||
+ | #### Horloges | ||
+ | #### Reset | ||
+ | ### Vérification : assertions | ||
+ | ### Scripts | ||
# '''Du VHDL au FPGA''' | # '''Du VHDL au FPGA''' | ||
+ | ## Synthèse logique | ||
+ | ### VHDL synthétisable | ||
+ | ## Placement-routage | ||
+ | ### Contraintes physiques | ||
+ | ## Règles de codage | ||
+ | ### Fichiers sources | ||
+ | ### Indentation | ||
+ | ### Nommage des objets |
Revision as of 18:38, 10 March 2014
(page en cours de rédaction et qui me sert également de brouillon pour le support de formation)
Objectifs
Permettre à chacun (y compris ceux qui n'y connaissent rien) de mettre en oeuvre un composant logique programmable (PLD, CPLD, FPGA) soit sur une carte de développement soit dans un montage perso
Plan
- Introduction à l'électronique numérique
- Logiques combinatoire et séquentielle
- Fonctions combinatoires élémentaires
- Bascules
- Automates
- Compteurs
- Vecteur d'état
- Automates programmables
- Conclusion
- Logiques combinatoire et séquentielle
- Présentation des composants programmables
- Intégration
- Technologies
- FPGA et ASIC
- Comparaison
- Implications vis à vis de la conception
- Présentation des langages de description matérielle
- Limites de la saisie de schéma
- Notion de concurrence
- Simulation
- Conception
- Introduction au VHDL
- Bref historique
- Concepts de base
- Unités de conception
- Paire paquetage/corps de paquetage
- Paire entité/architecture
- Bibliothèques de conception
- Bibliothèques prédéfinies
- Bibliothèques standards
- Objets et types
- Typage fort
- Classes d'objets
- Instructions concurrentes et séquentielles. Processus
- Description hiérarchique
- Unités de conception
- Exemples pratiques
- Porte NON-ET (NAND)
- Processus combinatoire
- Porte OU-EX (XOR)
- Instantiation
- Additionneur simple
- Additionneur complet
- Instruction generate
- Boucle for...generate
- Condition if...generate
- Bascule D
- Processus synchrone
- Conditions
- Compteur
- Porte NON-ET (NAND)
- Niveaux d'abstraction
- Types numériques
- Paquetage numeric_std
- Types énumérés
- Fonctions et procédures
- Simulation : testbenches
- Génération de signaux
- Horloges
- Reset
- Vérification : assertions
- Scripts
- Génération de signaux
- Du VHDL au FPGA
- Synthèse logique
- VHDL synthétisable
- Placement-routage
- Contraintes physiques
- Règles de codage
- Fichiers sources
- Indentation
- Nommage des objets
- Synthèse logique