Difference between revisions of "Formation::FPGA"
From Electrolab
(→Plan: Nettoyage du bordel laissé par l'éditeur graphique et son utilisateur. Accessoirement, ceci est un *brouillon* de *plan*, pas un support de cours) |
(Suppression des ajouts de RaoulLeVert (ceci est un PLAN, pas un support de cours. Et en plus ça casse les numérotations)) |
||
Line 6: | Line 6: | ||
= '''Plan''' = | = '''Plan''' = | ||
# '''Introduction à l'électronique numérique''' | # '''Introduction à l'électronique numérique''' | ||
− | |||
## Logiques combinatoire et séquentielle | ## Logiques combinatoire et séquentielle | ||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
### Fonctions combinatoires élémentaires | ### Fonctions combinatoires élémentaires | ||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
### Bascules | ### Bascules | ||
## Automates | ## Automates | ||
Line 39: | Line 14: | ||
### Automates programmables | ### Automates programmables | ||
## Conclusion | ## Conclusion | ||
− | |||
# '''Présentation des composants programmables''' | # '''Présentation des composants programmables''' | ||
## Intégration | ## Intégration | ||
Line 111: | Line 85: | ||
#### Fichiers | #### Fichiers | ||
#### Pointeurs | #### Pointeurs | ||
− | |||
= '''Matériel''' = | = '''Matériel''' = | ||
J'avais dans l'idée de réaliser quelques exemplaires de [[Projets:Perso:2013:Carte_MAX7000|cette carte]] pour faire tourner en vrai au lieu de simplement simuler | J'avais dans l'idée de réaliser quelques exemplaires de [[Projets:Perso:2013:Carte_MAX7000|cette carte]] pour faire tourner en vrai au lieu de simplement simuler |
Revision as of 09:34, 20 June 2014
(page en cours de rédaction et qui me sert également de brouillon pour le support de formation)
Objectifs
Permettre à chacun (y compris ceux qui n'y connaissent rien) de mettre en oeuvre un composant logique programmable (PLD, CPLD, FPGA) soit sur une carte de développement soit dans un montage perso
Plan
- Introduction à l'électronique numérique
- Logiques combinatoire et séquentielle
- Fonctions combinatoires élémentaires
- Bascules
- Automates
- Compteurs
- Vecteur d'état
- Automates programmables
- Conclusion
- Logiques combinatoire et séquentielle
- Présentation des composants programmables
- Intégration
- Technologies
- FPGA et ASIC
- Comparaison
- Implications vis à vis de la conception
- Présentation des langages de description matérielle
- Limites de la saisie de schéma
- Notion de concurrence
- Simulation
- Conception
- Introduction au VHDL
- Bref historique
- Concepts de base
- Unités de conception
- Paire paquetage/corps de paquetage
- Paire entité/architecture
- Bibliothèques de conception
- Bibliothèques prédéfinies
- Bibliothèques standards
- Objets et types
- Typage fort
- Classes d'objets
- Instructions concurrentes et séquentielles. Processus
- Description hiérarchique
- Unités de conception
- Exemples pratiques
- Porte NON-ET (NAND)
- Processus combinatoire
- Porte OU-EX (XOR)
- Instantiation
- Additionneur simple
- Additionneur complet
- Instruction generate
- Boucle for...generate
- Condition if...generate
- Bascule D
- Processus synchrone
- Conditions
- Compteur
- Porte NON-ET (NAND)
- Niveaux d'abstraction
- Types numériques
- Paquetage numeric_std
- Types énumérés
- Fonctions et procédures
- Simulation : testbenches
- Génération de signaux
- Horloges
- Reset
- Vérification : assertions
- Scripts
- Génération de signaux
- Du VHDL au FPGA
- Synthèse logique
- VHDL synthétisable
- Placement-routage
- Contraintes physiques
- Fréquence de fonctionnement
- Brochage
- Contraintes physiques
- Règles de codage
- Fichiers sources
- Indentation
- Nommage des objets
- Synthèse logique
- Simulation
- Pourquoi simuler
- Vérification syntaxique
- Validation fonctionnelle
- Testbench
- Stimuli
- VHDL non-synthétisable
- Délais
- Fichiers
- Pointeurs
- Pourquoi simuler
Matériel
J'avais dans l'idée de réaliser quelques exemplaires de cette carte pour faire tourner en vrai au lieu de simplement simuler